Mostrar el registro sencillo del ítem

dc.contributor.authorBotero-Valencia, Juan S.
dc.contributor.authorDelgado-Trejos, Edilson
dc.date.accessioned2019-07-18T14:11:18Z
dc.date.accessioned2019-08-14T14:25:22Z
dc.date.available2019-07-18T14:11:18Z
dc.date.available2019-08-14T14:25:22Z
dc.date.issued2010-06-23
dc.identifierhttps://revistas.itm.edu.co/index.php/tecnologicas/article/view/306
dc.identifier10.22430/22565337.306
dc.identifier.urihttp://hdl.handle.net/20.500.12622/709
dc.description.abstractLas transformaciones ortogonales han sido de gran utilidad en la caracterización y procesamiento de señales. En particular la Transformada de Hartley permite obtener representaciones tiempo-frecuencia y viceversa. En este trabajo se presenta un algoritmo para el cálculo de la Transformada Discreta de Hartley en sistemas embebidos con el objetivo de minimizar la carga computacional y la capacidad de almacenamiento necesaria. Se aprovecha la similitud con la Transformada Discreta de Fourier para usar un algoritmo de cálculo rápido y se reduce el número de funciones trigonométricas calculadas usando los factores de giro (twiddle factors). En general la implementación permite aumentar el tamaño de la ventana de transformación y aumentar la velocidad de cálculo respecto al cálculo directo.spa
dc.format.mimetypeapplication/pdf
dc.language.isospa
dc.publisherInstituto Tecnológico Metropolitano (ITM)spa
dc.relationhttps://revistas.itm.edu.co/index.php/tecnologicas/article/view/306/311
dc.rightsCopyright (c) 2017 Tecno Lógicasspa
dc.source2256-5337
dc.source0123-7799
dc.sourceTecnoLógicas; Special edition I (2010); 61-71eng
dc.sourceTecnoLógicas; Edición Especial I (2010); 61-71spa
dc.subjectTransformada Discreta de Hartleyspa
dc.subjectsistemas embebidosspa
dc.subjectdecimación en frecuenciaspa
dc.subjectfactores de girospa
dc.titleImplementación en Sistemas Embebidos de la Transformada Discreta de Hartleyspa
dc.title.alternativeImplementación en sistemas embebidos de la transformada discreta de Hartley
dc.subject.keywordsDiscrete Hartley Transformeng
dc.subject.keywordsembedded systemseng
dc.subject.keywordsdecimation in frequencyeng
dc.subject.keywordstwiddle factors.eng
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:eu-repo/semantics/publishedVersion
dc.typeArticleseng
dc.typeArtículosspa
dc.relation.ispartofjournalTecnoLógicas
dc.description.abstractenglishOrthogonal transformations have been very useful in the characterization and signal processing. In particular Hartley Transform allows for time-frequency representations and vice versa. This paper presents an algorithm for calculating the Discrete Hartley Transform in embedded systems with the objective of minimizing the computational load and storage capacity required. It exploits the similarity with the Discrete Fourier Transform to use a fast algorithm reduces the number of trigonometric functions calculated using the rotation factors (Twiddle factors). In general, the implementation can increase the size of the processing window and increase computational speed compared to direct calculation.eng
dc.rights.accessrightsinfo:eu-repo/semantics/openAccess
dc.type.coarhttp://purl.org/coar/resource_type/c_6501


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem